产品详情

function clock network synchronizer number of outputs 14 rms jitter (fs) 47 output frequency (min) (mhz) 0.000000000001 output frequency (max) (mhz) 1250 input type hcsl, lvcmos, lvds, lvpecl, xtal output type cml, lvcmos, lvds, lvpecl supply voltage (min) (v) 3.135 supply voltage (max) (v) 3.465 features jesd204b rating catalog operating temperature range (°c) -40 to 105 number of input channels 4
function clock network synchronizer number of outputs 14 rms jitter (fs) 47 output frequency (min) (mhz) 0.000000000001 output frequency (max) (mhz) 1250 input type hcsl, lvcmos, lvds, lvpecl, xtal output type cml, lvcmos, lvds, lvpecl supply voltage (min) (v) 3.135 supply voltage (max) (v) 3.465 features jesd204b rating catalog operating temperature range (°c) -40 to 105 number of input channels 4
64 81 mm² 9 x 9
  • 基于 baw vco 的超低抖动无线时钟
    • 频率为 491.52mhz 时 rms 抖动典型值为 42fs/最大值为 60fs
    • 频率为 245.76mhz 时 rms 抖动典型值为 47fs/最大值为 65fs
  • 三个高性能数字锁相环 (dpll) 与模拟锁相环 (apll) 配对

    • 可编程 dpll 环路带宽范围为 1mhz 至 4khz
    • dco 频率调节步长 < 1ppt
  • 四个差分或单端 dpll 输入
    • 1hz (1pps) 至 800mhz 输入频率
    • 数字保持和无中断切换
  • 14 个采用可编程 hsds/lvpecl、lvds 和 hscl 输出格式的差分输出
    • 当在 out0_p/n、out1_p/n、gpio1 和 gpio2 上配置 6 个 lvcmos 频率输出以及 12 个差分输出时,最多总共 18 个频率输出
    • 支持可编程摆幅和共模的 1hz (1pps) 至 1250mhz 输出频率
    • 符合 pcie 第 1 代到第 6 代标准
  • i2c 三线制 spi 接口或四线制 spi 接口
  • 环境工作温度:–40°c 至 85°c
  • 基于 baw vco 的超低抖动无线时钟
    • 频率为 491.52mhz 时 rms 抖动典型值为 42fs/最大值为 60fs
    • 频率为 245.76mhz 时 rms 抖动典型值为 47fs/最大值为 65fs
  • 三个高性能数字锁相环 (dpll) 与模拟锁相环 (apll) 配对

    • 可编程 dpll 环路带宽范围为 1mhz 至 4khz
    • dco 频率调节步长 < 1ppt
  • 四个差分或单端 dpll 输入
    • 1hz (1pps) 至 800mhz 输入频率
    • 数字保持和无中断切换
  • 14 个采用可编程 hsds/lvpecl、lvds 和 hscl 输出格式的差分输出
    • 当在 out0_p/n、out1_p/n、gpio1 和 gpio2 上配置 6 个 lvcmos 频率输出以及 12 个差分输出时,最多总共 18 个频率输出
    • 支持可编程摆幅和共模的 1hz (1pps) 至 1250mhz 输出频率
    • 符合 pcie 第 1 代到第 6 代标准
  • i2c 三线制 spi 接口或四线制 spi 接口
  • 环境工作温度:–40°c 至 85°c

lmk5c33414a 是一款高性能网络同步器和抖动清除器,旨在满足无线通信和基础设施应用的严格要求。

该网络同步器集成了三个 dpll,可通过可编程环路带宽提供无中断切换和抖动衰减功能,无需外部环路滤波器,更大限度地提升了灵活性和易用性。每个 dpll 相位将配对的 apll 锁定到基准输入。

apll3 具有采用 ti 专有体声波 (baw) 技术的超高性能 pll,可在 491.52mhz 频率下生成具有 42fs(典型值)/60fs(最大值)rms 抖动的输出时钟,而不受 dpll 基准输入的频率和抖动特性的影响。apll2 和 apll1 提供用于第二或第三频率域和/或同步域的选项。

基准验证电路可监控 dpll 参考时钟,并在检测到切换事件时在时钟间执行无中断切换。可以启用零延迟模式 (zdm) 和相位抵消,控制从输入到输出的相位关系。

该器件可通过 i2c 或 spi 接口进行全面编程。板载 eeprom 可用于自定义系统启动时钟。该器件还具有出厂默认的 rom 配置文件作为备用选项。

lmk5c33414a 是一款高性能网络同步器和抖动清除器,旨在满足无线通信和基础设施应用的严格要求。

该网络同步器集成了三个 dpll,可通过可编程环路带宽提供无中断切换和抖动衰减功能,无需外部环路滤波器,更大限度地提升了灵活性和易用性。每个 dpll 相位将配对的 apll 锁定到基准输入。

apll3 具有采用 ti 专有体声波 (baw) 技术的超高性能 pll,可在 491.52mhz 频率下生成具有 42fs(典型值)/60fs(最大值)rms 抖动的输出时钟,而不受 dpll 基准输入的频率和抖动特性的影响。apll2 和 apll1 提供用于第二或第三频率域和/或同步域的选项。

基准验证电路可监控 dpll 参考时钟,并在检测到切换事件时在时钟间执行无中断切换。可以启用零延迟模式 (zdm) 和相位抵消,控制从输入到输出的相位关系。

该器件可通过 i2c 或 spi 接口进行全面编程。板载 eeprom 可用于自定义系统启动时钟。该器件还具有出厂默认的 rom 配置文件作为备用选项。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 ti 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 1
类型 标题 下载最新的英语版本 日期
* 数据表 | | 2021年 3月 3日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

模拟工具

pspice-for-ti — 适用于 ti 设计和模拟工具的 pspice®

pspice® for ti 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 cadence® 的模拟分析引擎。pspice for ti 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 pspice for ti 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型和记娱乐手机app的解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 pspice for ti 设计和仿真工具中,您可以搜索 ti (...)
封装 引脚 cad 符号、封装和 3d 模型
64

订购和质量

包含信息:
  • rohs
  • reach
  • 器件标识
  • 引脚镀层/焊球材料
  • msl 等级/回流焊峰值温度
  • mtbf/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

可获得 ti 工程师和记娱乐手机app的技术支持的 ti e2e™ 论坛

所有内容均由 ti 和社区贡献者按“原样”提供,并不构成 ti 规范。请参阅。

如果您对质量、包装或订购 ti 产品有疑问,请参阅 。​​​​​​​​​​​​​​

视频系列

视频